Pat
J-GLOBAL ID:200903072964699611

A/D変換回路

Inventor:
Applicant, Patent owner:
Agent (1): 曾我 道照 (外6名)
Gazette classification:公開公報
Application number (International application number):1993021438
Publication number (International publication number):1994237175
Application date: Feb. 09, 1993
Publication date: Aug. 23, 1994
Summary:
【要約】【目的】 アナログ/ディジタル変換した時に信号に含まれるDCオフセット及びΔΣ変調器の回路内で生じたDCオフセットを除去するためのものである。【構成】 アナログスイッチ2〜5、19〜22と、コンデンサ6、23で、入力信号を電荷として保持して、次のクロックでオペアンプ7、24による積分回路に入力し、積分した出力はコンパレータ9でコンパレートし、D型フリップフロップ10でクロックに同期した1ビット出力になる。このD型フリップフロップ10の出力から基準電圧15又は16、26又は27のプラス、マイナスを選択するとともに、カウンタ30及びシフトレジスタ31によりN周期積分して除算したのち、D/A変換器32によりディジタル/アナログ変換し基準電圧に加えてDCオフセットを除去する。
Claim (excerpt):
入力アナログ信号をディジタル信号に変換するΔΣ変調手段、及びこのΔΣ変調手段の出力に基づいてDCのオフセット量に応じた電圧を前記ΔΣ変調手段の基準電圧に加えることによりDCオフセットを除去するオフセット除去手段を備えたことを特徴とするA/D変換回路。
IPC (2):
H03M 3/02 ,  G01R 21/133
Patent cited by the Patent:
Cited by examiner (2)
  • 特開平4-245717
  • 特開平4-302222

Return to Previous Page