Pat
J-GLOBAL ID:200903073893850999

半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 喜三郎 (外2名)
Gazette classification:公開公報
Application number (International application number):1997154078
Publication number (International publication number):1999003942
Application date: Jun. 11, 1997
Publication date: Jan. 06, 1999
Summary:
【要約】【課題】半導体装置のレイアウト配置手法に関する。クロック信号に同期したセルや消費電力の高いセルが隣接して配置された場合、電力消費に伴う論理素子の温度上昇が起こり、素子の信号伝播速度が遅くなったり、温度上昇に伴う抵抗の増大による消費電力の増加を促していた。【解決手段】クロック信号に同期したセル及び消費電力の高いセルが、隣接して配置されないように分散して配置する。クロック信号に同期して動作するクロック信号源セル201、クロックバッファーセル202、フリップフロップセル203の周囲に、重複配置禁止領域207を設けた。また、消費電力の高いレベルのクロック信号に同期したセル以外の論理セル206も、セル領域207以外の場所に配置し、消費電力の低いレベルのクロック信号に同期したセル以外の論理セル205は、領域207に関係なく任意の場所に配置する。
Claim (excerpt):
クロック信号等の信号を出力する信号源ユニットと、前記信号源ユニットにより駆動される、フリップフロップセルやクロックバッファセルのような論理回路ユニットを有する半導体装置において、信号源ユニット及び論理回路ユニットを隣接しないようにそのセルの周囲に配置禁止領域を設け、分散して配置する事を特徴とする半導体装置。
FI (2):
H01L 21/82 W ,  H01L 21/82 B

Return to Previous Page