Pat
J-GLOBAL ID:200903074178808361

信号処理装置

Inventor:
Applicant, Patent owner:
Agent (1): 志賀 正武 (外2名)
Gazette classification:公開公報
Application number (International application number):1991226231
Publication number (International publication number):1993150977
Application date: Sep. 05, 1991
Publication date: Jun. 18, 1993
Summary:
【要約】【目的】 安価であり、プログラミングの容易な信号処理装置を提供する。【構成】 固定長のプログラムを巡回型シフトレジスタに記憶すると共に、この巡回型シフトレジスタから順次マイクロ命令を取り出して実行するようにした。また、分岐命令を実行して分岐する場合、上記マイクロ命令の取り出しと同期してカウント動作するプログラムステップカウンタのカウント値が分岐先アドレスと一致するまでの期間、メモリ等に対するデータ書込を禁止することにより、実効的に分岐を行うようにした。
Claim (excerpt):
所定個数の一連のマイクロ命令を記憶すると共に各マイクロ命令を巡回的に出力する巡回型シフトレジスタと、前記巡回型シフトレジスタがマイクロ命令を出力するのに同期してカウント動作し、該カウント値をその時点で出力されているマイクロ命令のアドレスとして出力するプログラムステップカウンタと、前記巡回型シフトレジスタが出力するマイクロ命令をデコードし、制御信号を出力するマイクロ命令実行手段と、演算命令に対応した前記制御信号に従って演算処理を行う演算手段と、前記演算手段による演算結果を含む各種データの記憶に使用される記憶手段と、前記マイクロ命令実行手段が分岐命令をデコードし、かつ、その場合に該分岐命令の分岐条件を満足している場合に、前記プログラムステップカウンタが出力するアドレスが該分岐命令に対応した分岐先アドレスに一致するまでの期間、前記記憶手段に対するデータの書込を指令する前記制御信号を無効にする分岐制御手段とを具備することを特徴とする信号処理装置。
IPC (4):
G06F 9/26 320 ,  G06F 9/22 ,  G10H 7/00 ,  G10K 15/12

Return to Previous Page