Pat
J-GLOBAL ID:200903074223745147

位相ロツクループシンセサイザ

Inventor:
Applicant, Patent owner:
Agent (1): 井出 直孝
Gazette classification:公開公報
Application number (International application number):1991280004
Publication number (International publication number):1993122063
Application date: Oct. 25, 1991
Publication date: May. 18, 1993
Summary:
【要約】【目的】 収束速度を高速化でき、リファレンスリークの除去も容易で、かつチャネルを等間隔に正確に設定できる。【構成】 DDS8は基準信号13および増分Δxを入力しローカル周波数flの出力信号20を出力する。ミキサ12はDDS8の出力信号20をローカル入力信号として分周器7の出力信号をミックスダウンする。ローパスフィルタ9はミキサ12の出力信号から不要波を除去し被位相比較信号15として位相比較器2に出力する。
Claim (excerpt):
入力する制御電圧に応じた周波数の信号を出力する電圧制御発振器と、この電圧制御発振器の出力信号を分周する分周器と、第一の基準信号と入力する被位相比較信号との位相差を検出し検出された位相差に応じた電圧を出力する位相比較器と、この位相比較器の出力電圧を平滑化して上記制御電圧を出力するループフィルタとを備えた位相ロックループシンセサイザにおいて、第二の基準信号に同期して可変のディジタルデータを積算するアキュームレータ、このアキュームレータの出力を規定の数値で割った剰余を出力する位相発生器、複数の波形データを記憶しこの位相発生器の出力をアドレスとしてその内容を出力するメモリおよびこのメモリの出力をアナログ信号に変換するディジタルアナログ変換器を含むダイレクトディジタルシンセサイザと、このダイレクトディジタルシンセサイザの出力信号をローカル入力信号として上記分周器の出力信号をミックスするミキサと、このミキサの出力信号から不要波を除去し上記被位相比較信号として出力するフィルタとを備えたことを特徴とする位相ロックループシンセサイザ。
IPC (2):
H03L 7/18 ,  H03L 7/10
FI (2):
H03L 7/18 Z ,  H03L 7/10 A

Return to Previous Page