Pat
J-GLOBAL ID:200903074261535938
半導体基板の製造方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
八田 幹雄
Gazette classification:公開公報
Application number (International application number):1993332440
Publication number (International publication number):1995193204
Application date: Dec. 27, 1993
Publication date: Jul. 28, 1995
Summary:
【要約】 (修正有)【目的】 SIMOXウェハ上に存在するパーティクルを低減する。【構成】 SIMOXウェハの材料となるシリコンウェハ1上に、イオン注入工程に先だって保護膜を形成する。この保護膜2を通じて酸素をイオン注入することにより、基板内部にイオン注入領域3を形成する。その後に保護膜の溶解を行うことにより、シリコンウェハ上に残留した通常の洗浄法では除去することが困難なパーティクルを、保護膜とともに除去する。この保護膜除去工程では一度除去されたパーティクルがシリコンウェハ表面に再付着することがあるため、引き続きパーティクル除去洗浄を行う。
Claim (excerpt):
酸素イオン注入により内部にシリコン酸化膜を形成したシリコンウェハを製造する工程において、酸素イオン注入に先だってシリコンウェハ上に保護膜を形成することと、保護膜を通して酸素イオン注入を行った後に保護膜物質を溶解することと、前記保護膜物質溶解に引き続いてシリコンウェハを洗浄することを特徴とする半導体基板の製造方法。
IPC (4):
H01L 27/12
, H01L 21/265
, H01L 21/304 341
, H01L 21/76
FI (3):
H01L 21/265 J
, H01L 21/265 H
, H01L 21/76 R
Return to Previous Page