Pat
J-GLOBAL ID:200903074554244610

D/A変換器

Inventor:
Applicant, Patent owner:
Agent (1): 玉村 静世
Gazette classification:公開公報
Application number (International application number):1997042010
Publication number (International publication number):1998242862
Application date: Feb. 26, 1997
Publication date: Sep. 11, 1998
Summary:
【要約】【課題】 抵抗値のプロセスばらつきによるS/N特性劣化の低減を図ることにある。【解決手段】 複数の抵抗が直列接続されるとともに、アナロググランドレベルを基準として正負の分圧電位を上記抵抗の直列接続箇所から取り出し可能なタップが形成された抵抗ラダー部(24)と、量子化データをデコードするためのデコーダ(30)と、上記デコーダの出力信号に基づいて上記抵抗ラダー部のタップ選択を行うスイッチ(26)とを含んでD/A変換器が構成されるとき、上記量子化データに対する上記アナログ信号の波形歪みが上記アナロググランドを中心に対称になるように上記抵抗をレイアウトすることで、実使用域での抵抗のプロセスばらつきに起因するS/N特性劣化の軽減を図る。
Claim (excerpt):
複数の抵抗が直列接続されるとともに、アナロググランドのレベルを基準として正負の分圧電位を上記抵抗の直列接続箇所から取り出し可能なタップが形成された抵抗ラダー部と、量子化データをデコードするためのデコーダと、上記デコーダの出力信号に基づいて上記抵抗ラダー部のタップ選択を行うスイッチ部と、を含み、入力された量子化データに基づいて上記ラダー抵抗のタップ選択を行うことで、上記量子化データに対応するアナログ信号を得るD/A変換器において、上記ラダー抵抗は、上記量子化データに対する上記アナログ信号の波形歪みが上記アナロググランドを中心に対称になるように上記抵抗をレイアウトして成ることを特徴とするD/A変換器。
IPC (2):
H03M 1/76 ,  H03M 1/66
FI (2):
H03M 1/76 ,  H03M 1/66 C

Return to Previous Page