Pat
J-GLOBAL ID:200903074581740980

高周波論理回路

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):2004057508
Publication number (International publication number):2005252445
Application date: Mar. 02, 2004
Publication date: Sep. 15, 2005
Summary:
【目的】この発明は、ソフトウエア無線機に用いる高周波信号処理回路に関するものである。 【構成】 シフトレジスタ6の0、2、4、6の各段は中間周波信号の90°置きのデータであり、当該各段の出力とSinのルックアップテーブルを0、1、0、ー1として積をとるためシフトレジスタ6の3段目の出力(4ビット)に7段目の出力(4ビット)を補数への変換器41aにより補数に変換したものを加算してΣSin検出器41の出力が算出され、同様に、各段の出力とCosのルックアップテーブルを1、0、ー1、0として積をとるためシフトレジスタ6の1段目の出力(4ビット)に5段目の出力(4ビット)を補数への変換器42aにより補数に変換したものを加算してΣCos検出器42の出力が算出される。【選択図】 図3
Claim (excerpt):
ソフトウエアあるいはプログラムが主要な構成要素でありあるいは主要な制御手段であるソフトウエア無線機において、 当該無線機が比較的に高い周波数で動作し高速の処理が必要な回路手段によって構成され、 当該回路手段において、受信機から出力される高周波信号あるいはベースバンド信号に必要な処置を施し基準クロックによりサンプリングしてデジタル信号に変換し、当該デジタル信号を時系列でシフトレジスタに蓄積し、当該シフトレジスタ出力から振幅スペクトルと位相スペクトルのいずれか一方あるいは両方をリアルタイムで解析することを特徴とする高周波論理回路
IPC (1):
H04B1/40
FI (1):
H04B1/40
F-Term (3):
5K011JA00 ,  5K011KA03 ,  5K011KA15
Patent cited by the Patent:
Cited by applicant (1)
  • ダイバーシティ受信機
    Gazette classification:公開公報   Application number:特願平6-300574   Applicant:日本電気株式会社

Return to Previous Page