Pat
J-GLOBAL ID:200903075696131630

座標入力装置

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1996298089
Publication number (International publication number):1998124235
Application date: Oct. 23, 1996
Publication date: May. 15, 1998
Summary:
【要約】【課題】 電極間の抵抗を高くすることで省電力化を図る。【解決手段】 上基板1の表面に透明な第一抵抗層3を設けるとともに第一抵抗層3の両端に第一電極6、7を設け、下基板2の表面に透明な第二抵抗層4を設けるとともに第二抵抗層4の両端に、第一電極6、7間を結ぶ方向とほぼ直交する方向に第二電極を設け、上基板1と下基板2とを、第一抵抗層3と第二抵抗層4とが対向するように配置し、少なくとも第一抵抗層3または第二抵抗層4に複数の抵抗層除去部5を設けた。
Claim (excerpt):
上基板の表面に透明な第一抵抗層を設けるとともに前記第一抵抗層の両端に第一電極を設け、下基板の表面に透明な第二抵抗層を設けるとともに前記第二抵抗層の両端に、前記第一電極間を結ぶ方向とほぼ直交する方向に第二電極を設け、前記上基板と前記下基板とを、前記第一抵抗層と前記第二抵抗層とが対向するように配置し、少なくとも前記第一抵抗層または前記第二抵抗層に複数の抵抗層除去部を設けたことを特徴とする座標入力装置。
Patent cited by the Patent:
Cited by examiner (1)
  • 特開昭62-190524

Return to Previous Page