Pat
J-GLOBAL ID:200903075893353203

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 小川 勝男
Gazette classification:公開公報
Application number (International application number):1992033163
Publication number (International publication number):1993235172
Application date: Feb. 20, 1992
Publication date: Sep. 10, 1993
Summary:
【要約】【目的】多層配線構造を有する半導体装置において、下層配線層の配線抵抗が低く、配線の耐ストレスマイグレーション特性をあげ、配線層間の断線を解消する。【構成】層間絶縁膜1に溝を掘り、この溝内にのみ金属膜を埋め込んで第1の配線層2,3,4を形成し、次いで第2の層間絶縁膜6を形成することなく第2の配線層5を形成することにより、第1の配線層2,3,4と第2の配線層5とを電気的に接続する半導体装置の製造方法。
Claim (excerpt):
多層配線構造を有する半導体装置において、配線層間を電気的に接続する際、スルーホールを介さず直ちに上下配線層を接続することを特徴とする半導体装置の製造方法。

Return to Previous Page