Pat
J-GLOBAL ID:200903076035527321
半導体装置の製造方法および半導体製造装置
Inventor:
Applicant, Patent owner:
Agent (1):
船橋 國則
Gazette classification:公開公報
Application number (International application number):1996182000
Publication number (International publication number):1998027836
Application date: Jul. 11, 1996
Publication date: Jan. 27, 1998
Summary:
【要約】【課題】 機能素子の動作検査から少なくともパッケージングまでを連続して行うこと。【解決手段】 機能素子の動作検査を行う工程と(S101)、基板表面に保護テープを貼り付ける工程と(S102)、基板裏面を削る工程と(S103)、基板裏面に紫外線照射硬化型のダイシングテープを貼り付ける工程と(S104)、基板を切断して複数のチップ部品を形成し、ダイシングテープと保護テープとに紫外線を照射して硬化させる工程と(S105,106)、チップ部品をパッケージ部材に搭載する工程と(S116,117))、チップ部品とパッケージ部材の端子とを配線する工程と(S118)、チップ部品を封止してパッケージを構成する工程と(S119)を、自動搬送機構を介して連続処理する。
Claim (excerpt):
基板の表面に形成された複数の機能素子の動作検査を行う工程と、検査後の前記基板の表面に保護テープを貼り付ける工程と、前記保護テープで前記機能素子を保護しながら前記基板の裏面を削り所定の厚さにする工程と、前記基板の裏面にダイシングテープを貼り付ける工程と、前記基板を切断して複数の機能素子毎に分割し、チップ部品を形成する工程と、前記チップ部品を前記ダイシングテープからピックアップして所定のパッケージ部材に所定のペースト材を介して搭載する工程と、前記ペースト材を硬化させる工程と、前記チップ部品と前記パッケージ部材の端子とを電気的に配線する工程と、前記チップ部品を封止してパッケージを構成する工程とから成り、これらの各工程間を自動搬送機構を介して連続処理で行うことを特徴とする半導体装置の製造方法。
Return to Previous Page