Pat
J-GLOBAL ID:200903076345611926

位相同期ループ

Inventor:
Applicant, Patent owner:
Agent (1): 藤巻 正憲
Gazette classification:公開公報
Application number (International application number):1992077880
Publication number (International publication number):1993284016
Application date: Mar. 31, 1992
Publication date: Oct. 29, 1993
Summary:
【要約】【目的】 ディジタルで周波数を制御する発振回路を用いた位相同期ループにおいて、従来に比してループ定数を決定するための自由度を増大すると共に、周波数オフセットに対する定常位相誤差の発生を回避する。【構成】 本発明に係る位相同期ループにおいては、ランダムウォークフィルタ3、カウンタ4、レジスタ5及び加算器6によりループフィルタが構成されている。また、発振回路7は、加算器6の出力に応じた周波数の信号を出力し、位相周波数比較器2は入力端子1に与えられた信号INと発振回路7から与えられた信号REFとの位相差に応じて、位相遅れLAG又は進みLEADを出力する。
Claim (excerpt):
電圧制御発振回路と、入力信号と前記電圧制御発振回路の出力との位相を比較する位相比較器と、この位相比較器の出力端と前記電圧制御発振回路の入力端との間に介装されたループフィルタとを有し、前記ループフィルタは、前記位相比較器の出力に応じてアップパルス及びダウンパルスを選択的に出力するランダムウォークフィルタと、前記アップパルス及びダウンパルスを累算するカウンタと、前記位相比較器の出力に応じて特定の値を出力するレジスタと、前記カウンタの出力と前記レジスタの出力とを加算する加算器とにより構成されており、前記電圧制御発振回路は前記加算器の出力に応じた周波数の信号を出力することを特徴とする位相同期ループ。
IPC (2):
H03L 7/093 ,  H03L 7/089
FI (2):
H03L 7/08 E ,  H03L 7/08 D

Return to Previous Page