Pat
J-GLOBAL ID:200903076424098576

半導体基板の製造方法および装置

Inventor:
Applicant, Patent owner:
Agent (1): 小林 英一
Gazette classification:公開公報
Application number (International application number):1993172776
Publication number (International publication number):1995029827
Application date: Jul. 13, 1993
Publication date: Jan. 31, 1995
Summary:
【要約】【目的】 半導体基板の製造方法および装置を提供する。【構成】 減圧CVD法を用いて加熱チャンバ1内で半導体基板Wの成膜・表面処理を行う際に、活性化室16で予め活性化された励起ガスを反応ガスとともに加熱チャンバ1に導入することにより、半導体基板の薄膜・表面処理を良好に実現することを可能とする。
Claim (excerpt):
減圧CVD法を用いて反応室内で半導体基板の成膜・表面処理を行うに際し、予め活性化された励起ガスと反応ガスとを別々の経路から導入し、前記反応室内において均一に混合することを特徴とする半導体基板の製造方法。

Return to Previous Page