Pat
J-GLOBAL ID:200903076827151841

柱状電極付き半導体ウエハ及びその製造方法並びに半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 綿貫 隆夫 (外1名)
Gazette classification:公開公報
Application number (International application number):1999129356
Publication number (International publication number):2000323510
Application date: May. 11, 1999
Publication date: Nov. 24, 2000
Summary:
【要約】【課題】 柱状電極により熱応力を効果的に緩和し、実装基板との接合部の接合信頼性を向上させる柱状電極付き半導体ウエハを提供する。【解決手段】 半導体ウエハ10の電極端子形成面に、各電極端子12に一端側が接続された配線パターン16が絶縁層14を介して形成され、配線パターン16の他端側に、銅めっきにより柱状電極18が形成され、該柱状電極18の頂部端面に保護めっき被膜18aが形成された柱状電極付き半導体ウエハにおいて、前記銅めっきにより形成された金属からなる柱状電極18の硬さを低下させる加熱処理が施されたことを特徴とする。
Claim (excerpt):
半導体ウエハの電極端子形成面に、各電極端子に一端側が接続された配線パターンが絶縁層を介して形成され、配線パターンの他端側に、銅めっきにより柱状電極が形成され、該柱状電極の頂部端面に保護めっき被膜が形成された柱状電極付き半導体ウエハにおいて、前記銅めっきにより形成された金属からなる柱状電極の硬さを低下させる加熱処理が施されたことを特徴とする柱状電極付き半導体ウエハ。
IPC (2):
H01L 21/60 ,  H01L 23/12
FI (3):
H01L 21/92 604 B ,  H01L 21/92 602 F ,  H01L 23/12 L

Return to Previous Page