Pat
J-GLOBAL ID:200903076948421129
半導体装置及びその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
服部 雅紀
Gazette classification:公開公報
Application number (International application number):1993337585
Publication number (International publication number):1994232077
Application date: Dec. 28, 1993
Publication date: Aug. 19, 1994
Summary:
【要約】【目的】 ハーフミクロン以下の接触口を埋め立てる半導体装置の配線層構造及びその製造方法を提供する。【構成】 半導体基板上に絶縁層を形成し、絶縁層に接触口又はブァイアを形成する。絶縁層上にCVD方法を利用し第1金属を蒸着し接触口を埋め立てるCVD金属層又はCVD金属プラグを形成する。次に、得られたCVD金属層又はCVD金属プラグを溶融点以下の高温で真空熱処理しその表面を平滑にした後その上に第2金属をスパッター方法により蒸着し信頼性のあるスパッターされた金属層を形成する。CVD方法による第1金属により接触口を埋め立て、スパッタリング方法により信頼性のあるスパッターされた金属層を形成する。これにより、次世代半導体装置の配線として使用可能である。
Claim (excerpt):
半導体ウェハー上に形成されており凹部を有する絶縁膜と、前記凹部を完全に埋め立て平滑な表面を有するCVD金属層と、前記CVD金属層上に形成されており、スパッターされた金属層より構成されたことを特徴とする配線とを含む半導体装置。
IPC (2):
Patent cited by the Patent:
Cited by examiner (6)
Show all
Return to Previous Page