Pat
J-GLOBAL ID:200903077295175522
表示装置およびその駆動方法
Inventor:
,
,
,
Applicant, Patent owner:
Agent (1):
山本 秀策
Gazette classification:公開公報
Application number (International application number):1994291848
Publication number (International publication number):1996146382
Application date: Nov. 25, 1994
Publication date: Jun. 07, 1996
Summary:
【要約】【目的】 フレームレスポンス現象と表示むらとを抑制した、高コントラストかつ均一な表示特性を実現可能とする。【構成】 走査電極F1〜F16をそれより少ない、Lで示す4本のブロックに分割し、各ブロックを更に複数の走査電極のグループ(上側2本と下側2本)に分け、各ブロックの走査電極には、1画面を表示する期間である1フレーム期間TFを分割した分割期間T中に、直交関数に従った選択パルス(1又は-1)列を順次グループ毎に与え、かつ、分割期間T内において所定の時間(T/4)毎に印加し、他の期間には一定レベル(0)となる電圧を印加すると共に、該データ電極には該直交関数と表示データとの積和に対応した電圧を印加することを、1フレーム期間TFにおいてタイミングをずらして総てのブロックに対して行う。
Claim (excerpt):
相互に交差する走査電極とデータ電極とが各々複数配線され、該走査電極と該データ電極との各々の交差部で画素が構成された単純マトリクス型表示装置の駆動方法において、該複数の走査電極をそれより少ない数の走査電極よりなる複数のブロックに分割し、各ブロック内を更にそれより少ない数の複数の走査電極よりなるグループに分け、各ブロックの走査電極には、1画面を表示する期間である1フレーム期間を分割した分割期間中に、直交関数に従った選択パルス列を順次グループ毎に与え、かつ、分割期間内において所定の時間毎に印加し、他の期間には一定レベルとなる電圧を印加すると共に、該データ電極には該直交関数と表示データとの積和に対応した電圧を印加することを、1フレーム期間においてタイミングをずらして総てのブロックに対して行う表示装置の駆動方法。
Return to Previous Page