Pat
J-GLOBAL ID:200903077360630593

バイアス回路

Inventor:
Applicant, Patent owner:
Agent (1): 石田 敬 (外3名)
Gazette classification:公開公報
Application number (International application number):1995241903
Publication number (International publication number):1997083269
Application date: Sep. 20, 1995
Publication date: Mar. 28, 1997
Summary:
【要約】【課題】 簡易なトランジスタのバイアス回路構成により、トランジスタ増幅器の多段接続回路、トランジスタ増幅器やミキサ回路等からなる複合回路の安定動作を実現するバイアス回路を提供する。【解決手段】 トランジスタの動作点を定めるバイアス回路であって、トランジスタの信号入力端子に並列に接続されて前記信号入力端子に電源からのバイアス電流を与える入力バイアス手段を有し、且つ前記入力バイアス手段は前記トランジスタの信号入力端子に入力される所定帯域内の交流入力信号は通過させ、そして前記所定帯域以外の交流入力信号は減衰させる入力周波数選別手段をも具備する。
Claim (excerpt):
トランジスタの動作点を定めるバイアス回路であって、トランジスタの信号入力端子に並列に接続されて前記信号入力端子に電源からのバイアス電流を与える入力バイアス手段を有し、且つ前記入力バイアス手段は前記トランジスタの信号入力端子に入力される所定帯域内の交流入力信号は通過させ、そして前記所定帯域以外の交流入力信号は減衰させる入力周波数選別手段をも具備したことを特徴とするバイアス回路。
IPC (2):
H03F 3/60 ,  H03F 1/34
FI (2):
H03F 3/60 ,  H03F 1/34

Return to Previous Page