Pat
J-GLOBAL ID:200903077447527640
プロセッサ及びキャッシュメモリ
Inventor:
,
,
Applicant, Patent owner:
Agent (1):
山川 政樹
Gazette classification:公開公報
Application number (International application number):1992298233
Publication number (International publication number):1993216756
Application date: Oct. 12, 1992
Publication date: Aug. 27, 1993
Summary:
【要約】【目的】 主メモリに書込みの強い順序付けと弱い順序付けの双方を可能とするメカニズムを提供する。【構成】 マイクロプロセッサと共に使用するための改良されたキャッシュメモリ。タグ及びオフセットフィールドと、対応するデータの行とを記憶するラインバッファを採用する。有効ビットはラインバッファに記憶されているデータのそれぞれ異なる部分と関連している。従って、たとえば、行充填中、主メモリについて行全体を充填する前にラインバッファから命令を読取ることができるであろう。
Claim (excerpt):
処理装置と、キャッシュメモリとを有し、前記処理装置はタグフィールドと、オフセットフィールドとを含むアドレスによって前記キャッシュメモリをアドレス指定し、前記キャッシュメモリは複数の前記タグフィールドを記憶しており、前記オフセットフィールドは前記キャッシュメモリへのエントリ番号として使用されるようなプロセッサにおいて、前記処理装置に結合し、前記タグフィールドの中の1つと、それに関連するオフセットフィールドとを記憶する第1の記憶手段と;前記第1の記憶手段及び前記処理装置に結合し、前記第1の記憶手段に記憶されている前記タグフィールド及びオフセットフィールドと関連するデータを記憶する第2の記憶手段とを具備し、前記第1の記憶手段は、前記処理装置から前記第1の記憶手段に結合されるタグフィールド及びオフセットフィールドが前記第1の記憶手段に記憶されている前記タグフィールド及びオフセットフィールドと一致するときに、前記第2の記憶手段の有効データを選択し、前記第2の記憶手段のデータはある条件の下で前記キャッシュメモリへ伝送され、前記オフセットフィールドは前記キャッシュメモリへのエントリ番号を提供することを特徴とするプロセッサ。
IPC (2):
G06F 12/08
, G06F 12/08 310
Patent cited by the Patent: