Pat
J-GLOBAL ID:200903077909630493

半導体集積回路装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 筒井 大和
Gazette classification:公開公報
Application number (International application number):1996203309
Publication number (International publication number):1998050956
Application date: Aug. 01, 1996
Publication date: Feb. 20, 1998
Summary:
【要約】【課題】 半導体集積回路装置において、高集積化を実現する。【解決手段】 メモリセルアレイ部に位置する酸化シリコン膜17を加工して、底部に、n型半導体領域8からなるソース/ドレイン領域に下端が導通するプラグ16の上端が露出した凹パターンを形成し、この凹パターンの内部を含む全面に、薄い窒化チタン膜19および厚い白金膜20を堆積した後、前記窒化チタン膜19、白金膜20をCMP法により平坦化し、酸化シリコン膜17が露出するまで窒化チタン膜19を除去することにより、凹パターンの内部に、プラグ16を介してソース/ドレイン領域に導通する下部容量蓄積電極20aを分離形成する。
Claim (excerpt):
容量絶縁膜を挟む第1および第2の容量蓄積電極の少なくとも一方をダマシン法を用いて形成することを特徴とする半導体集積回路装置の製造方法。
IPC (10):
H01L 27/108 ,  H01L 21/8242 ,  H01L 21/28 301 ,  H01L 21/3205 ,  H01L 27/04 ,  H01L 21/822 ,  H01L 27/10 451 ,  H01L 21/8247 ,  H01L 29/788 ,  H01L 29/792
FI (7):
H01L 27/10 651 ,  H01L 21/28 301 R ,  H01L 27/10 451 ,  H01L 21/88 K ,  H01L 27/04 C ,  H01L 27/10 621 Z ,  H01L 29/78 371

Return to Previous Page