Pat
J-GLOBAL ID:200903078466892429

アナログ-デジタル変換装置とインバータシステム及びマイクロコンピユータ

Inventor:
Applicant, Patent owner:
Agent (1): 鵜沼 辰之
Gazette classification:公開公報
Application number (International application number):1991222952
Publication number (International publication number):1993063569
Application date: Sep. 03, 1991
Publication date: Mar. 12, 1993
Summary:
【要約】 (修正有)【目的】 特定のアナログ信号をデジタル量に変換する動作とその他のアナログ信号をデジタル量に変換する動作が重複しても特定のアナログ信号に対する変換動作を優先して実行すること。【構成】 主チャンネルと副チャンネルを備えたアナログマルチプレクサ100と、サンプルホールダ110と、AD変換器120と、複数の記憶エリアを有する変換結果レジスタ130と、CPU70の指令に従って各部の駆動を制御するAD制御回路140とを備え、各チャンネルに入力されたアナログ信号を順次デジタル信号に変換するに際して、副チャンネルに入力されるアナログ信号のAD変換動作に優先して、主チャンネルに入力されるアナログ信号のAD変換を実行する。
Claim (excerpt):
アナログ信号入力チャンネルとして主チャンネルと副チャンネルを有しチャンネル群の中から指定のチャンネルを選択し、選択したチャンネルのアナログ信号を出力するマルチプレクサと、マルチプレクサの出力信号をサンプリングすると共にホールドするサンプルホールダと、サンプルホールダの出力信号をデジタル信号に変換するアナログ-デジタル変換器と、アナログ-デジタル変換器の出力信号を記憶するエリアとして複数の記憶エリアを有するメモリと、主チャンネルに入力されるアナログ信号の選択を指令する信号を受けたときにマルチプレクサに対して主チャンネルの選択を指令する主チャンネル選択指令手段と、副チャンネルに入力されるアナログ信号の選択を指令する信号を受けたときにマルチプレクサに対して主チャンネルの選択期間を避けて副チャンネルの選択を指令する副チャンネル選択指令手段と、マルチプレクサに対してチャンネルの選択が指令されたときに、アナログ-デジタル変換器の出力信号を記憶する記憶エリアとして、選択されたチャンネルに対応した記憶エリアを指定するメモリ制御手段とを備えているアナログ-デジタル変換装置。
IPC (4):
H03M 1/12 ,  G01R 19/00 ,  G06F 15/78 510 ,  H02M 7/48
Patent cited by the Patent:
Cited by examiner (3)
  • 特開平3-096118
  • 特開平1-155720
  • 特開昭58-198165

Return to Previous Page