Pat
J-GLOBAL ID:200903079722232462

クロックパルス位相制御回路

Inventor:
Applicant, Patent owner:
Agent (1): 後藤 洋介 (外2名)
Gazette classification:公開公報
Application number (International application number):1995338747
Publication number (International publication number):1997181711
Application date: Dec. 26, 1995
Publication date: Jul. 11, 1997
Summary:
【要約】【課題】 高価な部品や複雑な温度補償回路を用いることなく、回路の周囲温度変化、電源変動等による位相変動等を吸収し、データ信号とクロックパルスを常に最適な位相関係なるよう制御できるクロックパルス位相制御回路を提供する。【解決手段】 フレームパルス入力端子4に入力されるフレームパルスとクロックパルス入力端子7に入力されるクロックパルスとの間の位相差を検出し、この位相差に応じてクロックパルスの位相を制御する手段を有している。クロックパルスの位相を制御する手段は、フリップフロップ5と、遅延回路8と、バッファ9と、フリップフロップ11および12と、低域通過フィルタ13と、演算増幅器14とを含んでいる。
Claim (excerpt):
データ信号、フレーム識別パルス信号、およびクロックパルスを入力し、データ信号およびフレームパルスをリタイミングするインタフェース回路において、フレームパルスとクロックパルスとの間の位相差を検出し、この位相差に応じてクロックパルスの位相を制御する手段を有することを特徴とするクロックパルス位相制御回路。
IPC (3):
H04L 7/033 ,  H03L 7/06 ,  H04L 25/40
FI (3):
H04L 7/02 B ,  H04L 25/40 C ,  H03L 7/06 J
Patent cited by the Patent:
Cited by examiner (1)
  • 特開昭62-051329

Return to Previous Page