Pat
J-GLOBAL ID:200903079852407280

遊技装置

Inventor:
Applicant, Patent owner:
Agent (1): 下出 隆史 (外1名)
Gazette classification:公開公報
Application number (International application number):1994143939
Publication number (International publication number):1996010402
Application date: Jun. 01, 1994
Publication date: Jan. 16, 1996
Summary:
【要約】【目的】 乱数の発生処理における不正を防止すると共に制御回路を構成する回路素子の基板への実装を容易にする。【構成】 集積回路60は、CPU40で実行されるパチンコ遊技装置1の制御プログラムを記憶したROM62と、CPU40からの制御信号に応じて16ビットの乱数を発生する乱数発生回路64と1つのパッケージに封入したICである。ROM62と乱数発生回路64は、集積回路60の内部で分岐した各種バスによりCPU40と接続しているので、CPU40は、ROM62と乱数発生回路64とを別個のパッケージに封入した場合と全く同様に取り扱うことができる。この結果、ROM62と乱数発生回路64とを別個のパッケージとした場合に比して基板の配線を簡易なものとすることができ、制御装置30を小型化することができる。
Claim (excerpt):
遊技状態に基づいて乱数を用いた所定の処理を実施し、その処理結果により遊技状態の有利さを変更する制御回路を備えると共に、該制御回路を、CPUを有する算術論理演算回路として構成した遊技装置において、前記制御回路は、前記算術論理演算回路を構成する少なくとも一部の回路と、前記所定の処理に用いられる乱数を発生させる乱数発生回路とを1つのパッケージに封入してなる集積回路を備えた遊技装置。
Patent cited by the Patent:
Cited by examiner (5)
  • 特開昭61-209679
  • 特開昭61-209679
  • 特開平4-341290
Show all

Return to Previous Page