Pat
J-GLOBAL ID:200903080426354003

スイッチングレギュレータ及びその2次側整流方法

Inventor:
Applicant, Patent owner:
Agent (1): 渡部 敏彦
Gazette classification:公開公報
Application number (International application number):1997134458
Publication number (International publication number):1998313573
Application date: May. 09, 1997
Publication date: Nov. 24, 1998
Summary:
【要約】【課題】 駆動パルスのタイミングのずれに起因する損失の増加やトランジスタ素子の破壊を未然に防止する。【解決手段】 PWM制御回路5から各々のスイッチング・トランジスタQ1〜Q3へ伝送される駆動パルスのうち最も遅延時間が大きい駆動パルスのタイミングに、他のトランジスタの駆動パルスのタイミングを合わせる。このようにして各々のスイッチング・トランジスタに伝送される駆動パルスのタイミングを調整することにより、1次側及び2次側の各々のスイッチング・トランジスタQ1〜Q3を同期してON/FFさせる。
Claim (excerpt):
入力された交流電圧を整流、平滑し、その電力を1次側スイッチング・トランジスタでスイッチングする1次側整流平滑回路と、前記1次側スイッチングトランジスタによりスイッチングされた電力を2次側に伝達するトランスと、前記トランスの出力をスイッチングする2次側スイッチングトランジスタのスイッチング動作に基づいて前記トランスの出力を整流し、且つ平滑する2次側整流平滑回路と、前記1次側スイッチングトランジスタのオン/オフ時間比をPWM制御するために1次側用駆動パルスを出力すると共に、前記2次側スイッチングトランジスタを駆動する2次側用駆動パルスを前記1次側用駆動パルスに同期させて出力する制御回路とを備えたスイッチングレギュレータにおいて、 前記1次側用及び2次側用駆動パルスの各伝達経路の差によって生じる該駆動パルスのタイミングのずれを調整するタイミング調整手段を前記各伝達経路にそれぞれ設けたことを特徴とするスイッチングレギュレータ。
IPC (4):
H02M 3/28 ,  B41J 2/00 ,  B41J 2/30 ,  G03G 21/00 398
FI (4):
H02M 3/28 F ,  G03G 21/00 398 ,  B41J 3/00 Z ,  B41J 3/10 114 E

Return to Previous Page