Pat
J-GLOBAL ID:200903080464261167
記憶装置
Inventor:
Applicant, Patent owner:
Agent (1):
五十嵐 孝雄 (外1名)
Gazette classification:公開公報
Application number (International application number):1991206321
Publication number (International publication number):1993028039
Application date: Jul. 22, 1991
Publication date: Feb. 05, 1993
Summary:
【要約】【目的】 電気的に消去可能なEEPROMを用いた記憶手段におけるデータの書き換えを現実的な使用の態様に合致したものとする。【構成】 ブロック単位で消去可能なEEPROMを用い、CPU21から書き込まれるデータを一旦キャッシュメモリ15に蓄える。コントローラ12は、CPU21からデータが書き込まれると、そのデータに対応するEEPROM11のデータを消去する。CPU21からのそのデータへのアクセスが完了してから所定時間後や、キャッシュメモリ15に余裕がなくなったとき、あるいは電源断が検出されたとき、キャッシュメモリ15上のデータをEEPROM11に書き込む。コンピュータ3のCPU21から見た場合、EEPROM11のデータの消去と書込の完了までCPU21が拘束されるということがなく、現実的に使用可能な速度で書込・読み出し可能な記憶装置が構成される。
Claim (excerpt):
記憶しているデータを、複数のアドレスが含まれるブロックを単位として電気的に消去可能なプログラマブルリードオンリメモリを用いた記憶手段と、該記憶手段へのデータの書き込み動作が生じたとき、このデータを一時的に蓄えるキャッシュメモリと、該キャッシュメモリにデータが蓄えられたとき、該データの格納先が属するブロックのデータを電気的に消去するデータ消去手段と、該データの消去後の所定のタイミングで、前記キャッシュメモリに蓄えられたデータを前記ブロックに書き込む書込手段とを備えた記憶装置。
IPC (2):
G06F 12/08
, G06F 12/16 340
Patent cited by the Patent:
Cited by examiner (5)
Show all
Return to Previous Page