Pat
J-GLOBAL ID:200903081332823022
半導体装置及びその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
外川 英明
Gazette classification:公開公報
Application number (International application number):2003141708
Publication number (International publication number):2004349300
Application date: May. 20, 2003
Publication date: Dec. 09, 2004
Summary:
【課題】半導体ペレットの表面に設けられた電極間や、電極と基板等を接続する際の配線の信頼性を向上した半導体装置を提供する【解決手段】表面に電極が形成された複数の半導体ペレット106,107と、第1主面上に、非導電層パターン112及び非導電層パターン112の間に形成された導電層113を有し、この第1主面が、前記電極と対向するよう前記電極上に設けられ、前記導電層113を介して、前記電極と接続された接続プレート111とを具備した半導体装置である。【選択図】 図1
Claim (excerpt):
表面に電極が形成された1または複数の半導体ペレットと、
第1主面上に、非導電層パターン及び非導電層パターンの間に形成された導電層を有し、この第1主面が、前記電極と対向するよう前記電極上に設けられ、前記導電層を介して、前記電極と接続された接続プレートとを具備した半導体装置。
IPC (2):
FI (1):
Return to Previous Page