Pat
J-GLOBAL ID:200903081735316295
薄膜トランジスタおよびその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
長谷川 芳樹 (外3名)
Gazette classification:公開公報
Application number (International application number):1992012263
Publication number (International publication number):1993206466
Application date: Jan. 27, 1992
Publication date: Aug. 13, 1993
Summary:
【要約】【目的】 薄膜トランジスタのオフ電流を低減し、コンタクト開孔プロセスを簡易にする。【構成】 本発明の薄膜トランジスタによれば、ドナーあるいはアクセプタとなる不純物を添加した半導体薄膜に対して、ゲート電極が陽極酸化により所定量だけオフセットされるので、オフ電流の低減が可能になる。そして、例えば酸化シリコンからなる第3の絶縁膜をゲート電極上に設けたので、これがコンタクト開孔プロセスにおいてゲート絶縁膜と同時にエッチングスされ、従来のコンタクト開孔プロセスを使用することが可能になる。
Claim (excerpt):
ソース、ドレインおよびチャネル領域を形成すべき半導体薄膜と、この半導体薄膜上に設けられたゲート絶縁膜となるべき第1の絶縁膜と、前記チャネル領域の前記半導体薄膜上に前記第1の絶縁膜を介して設けられたゲート電極と、このゲート電極の側面を覆うように設けられた第2の絶縁膜と、前記ゲート電極および前記第2の絶縁膜上に前記第1の絶縁膜と同一の材料で設けられた第3の絶縁膜と、前記第1、第2および第3の絶縁膜上に設けられた第4の絶縁膜とを備え、前記半導体薄膜のドナーあるいはアクセプタとなる不純物を添加した領域と前記ゲート電極が前記第2の絶縁膜の厚さより小さい距離だけ隔てて構成されていることを特徴とする薄膜トランジスタ。
IPC (2):
Patent cited by the Patent: