Pat
J-GLOBAL ID:200903081848147791

サンプリング回路および画像表示装置

Inventor:
Applicant, Patent owner:
Agent (1): 山本 秀策
Gazette classification:公開公報
Application number (International application number):1994139150
Publication number (International publication number):1996006523
Application date: Jun. 21, 1994
Publication date: Jan. 12, 1996
Summary:
【要約】【目的】 アナログ信号の書き込み時に発生する、トランジスタの寄生容量に起因する雑音を低く抑え、高精度の書き込みが可能なサンプリング回路を提供する。【構成】 アナログ信号をあるタイミング信号に同期してサンプリングするCMOS型サンプリング回路101において、並列に接続されたnチャネル型トランジスタNMとpチャネル型トランジスタPMからなり、タイミング発生回路から供給され途中で2系統に分岐されるタイミング信号に基づいてアナログ信号のサンプリングを行うCMOS構成のサンプリング・スイッチASと、上記タイミング発生回路と上記サンプリング・スイッチとの間に挿入された複数段の反転回路INV1,INV2 ,INV3,INV4,INV5と、上記2系統の信号経路の各々に設けられ、同期信号によって動作が制御される第1の同期型反転回路CINV1,CINV2とを備えた。
Claim (excerpt):
並列に接続されたnチャネル型トランジスタとpチャネル型トランジスタからなり、タイミング発生回路から供給され途中で2系統に分岐されるタイミング信号に基づいてアナログ信号のサンプリングを行うCMOS構成のサンプリング・スイッチと、前記タイミング発生回路と前記サンプリング・スイッチとの間に挿入された複数段の反転回路と、前記2系統の信号経路の各々に設けられ、同期信号によって動作が制御される第1の同期型反転回路とを備えたサンプリング回路。
IPC (3):
G09G 3/36 ,  G02F 1/133 ,  G09G 3/20

Return to Previous Page