Pat
J-GLOBAL ID:200903081976327816

電子回路ユニットの浸水検知装置

Inventor:
Applicant, Patent owner:
Agent (1): 鎌田 文二 (外2名)
Gazette classification:公開公報
Application number (International application number):1993100785
Publication number (International publication number):1994307968
Application date: Apr. 27, 1993
Publication date: Nov. 04, 1994
Summary:
【要約】【目的】 電子回路ユニットの浸水を検知することが可能な浸水検知装置を提供する。【構成】 電子回路ユニット1の筐体3内には、配線基板2が縦に配設されており、この配線基板2上には、第1および第2のライン4,5、マイクロコンピュータ6、抵抗7、あるいは図示されない他の電子回路等が設けられている。第1および第2のライン4,5は、配線基板2上に形成された各種の回路のうちで、最も下側に位置し、筐体3の底に最も近い。このため、電子回路ユニット1が浸水したときには、第1および第2のライン4,5が最初に水に浸かることになる。第1のライン4には、電源電圧が印加され、第2のライン5は、接地されている。マイクロコンピュータ6は、第1のライン4の電圧を検出しており、第1と第2のライン4,5間が水に浸ったときの第1のライン4の電圧の変化に基づいて、浸水を判定する。
Claim (excerpt):
電子回路ユニットの下側に位置し、かつ導電部分が露出された2本の配線を有する配線基板と、これらの配線間の電気抵抗、またはこの電気抵抗を反映した該各配線間の電位差を検出し、これらの電気抵抗または電位差に基づいて、この電子回路ユニットが浸水していることを判定する判定手段とを備える電子回路ユニットの浸水検知装置。
IPC (5):
G01M 3/04 ,  G01M 3/16 ,  G01M 17/00 ,  G08B 21/00 ,  H05K 10/00

Return to Previous Page