Pat
J-GLOBAL ID:200903082947797931

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 敏明
Gazette classification:公開公報
Application number (International application number):1992138447
Publication number (International publication number):1993335483
Application date: May. 29, 1992
Publication date: Dec. 17, 1993
Summary:
【要約】【目的】 本発明は、キャパシタ用絶縁膜としてTa2 O5 膜を使用した半導体装置の製法に関するもので、その絶縁膜と下部電極との間に形成されたSiO2膜により誘電率が低下することを除去することを目的とするものである。【構成】 前記目的達成のため本発明は、絶縁膜であるTa2 O5 膜14を形成した後、亜酸化窒素(N2 O)ガス雰囲気中で熱処理するようにしたものである。その結果、Ta2 O5 膜14と下部電極(ポリシリコン)13aとの間にできるSiO2 膜15は従来より薄くできる。
Claim (excerpt):
(a)半導体基板上に、キャパシタ用下部電極を形成する工程、(b)前記下部電極上にキャパシタ用絶縁膜としてタンタルオキサイド(Ta2 O5 )膜を形成する工程、(c)前記タンタルオキサイド膜を亜酸化窒素(N2 O)ガス雰囲気中において熱処理をすることを含む工程、以上の工程を含むことを特徴とする半導体装置の製造方法。
IPC (3):
H01L 27/04 ,  C01G 35/00 ,  H01L 21/31

Return to Previous Page