Pat
J-GLOBAL ID:200903083003923949

半導体装置の製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 鈴江 武彦
Gazette classification:公開公報
Application number (International application number):1992029018
Publication number (International publication number):1993090226
Application date: Jan. 21, 1992
Publication date: Apr. 09, 1993
Summary:
【要約】【目的】 ドライエッチングによる高精度の加工を可能とし、配線,キャパシタ等のデバイスの信頼性を向上させることを目的とする。【構成】 Si基板11の表面にAlSiCu薄膜を有する被処理基体表面上に炭素膜14を被着した後、この炭素膜14上に所定パターンのレジスト15を形成し、このレジスト15をマスクとして炭素膜14をパターニングし、次いでレジスト15を除去し、しかるのち炭素膜14をマスクとして薄膜13を選択的にドライエッチングすることを特徴としている。
Claim (excerpt):
透光性基板表面上に不透明膜又はシリコン酸化膜が形成された被処理基体上に炭素膜を被着する工程と、前記炭素膜上に有機レジストパターンを形成する工程と、前記レジストパターンをマスクとして前記炭素膜をエッチングする工程と、次いで前記被処理基体を真空容器内に設置し、該容器内にハロゲンを主成分としたエッチングガスを導入すると共に放電を誘起してプラズマを生成し、前記炭素膜パターンに沿って前記不透明膜又はシリコン酸化膜を異方性エッチングする工程とを含むことを特徴とする半導体装置の製造方法。
Patent cited by the Patent:
Cited by examiner (3)
  • 特開昭58-212136
  • 特開昭62-136025
  • 特開昭60-120526

Return to Previous Page