Pat
J-GLOBAL ID:200903084323199692
薄膜の形成方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
丸島 儀一
Gazette classification:公開公報
Application number (International application number):1998072226
Publication number (International publication number):1998326759
Application date: Mar. 20, 1998
Publication date: Dec. 08, 1998
Summary:
【要約】【課題】 省資源、低コスト化に役立つSOI基板の製造方法を提供する。また、きれいに多孔質Si層で基板を分離でき、基板と治具との間の強力な接着が必要ない、省資源、低コストな太陽電池などの光電変換装置の製造方法を提供する。【解決手段】 非多孔質Si層2上に多孔質Si層3があり、前記多孔質Si層3上に多孔度の小さいSi層4がある基板の、前記非多孔質Si層2と多孔度の小さいSi層3を、前記多孔質Si層3で分離して形成するSi薄膜の形成方法において、前記基板の側面から、レーザ光13を照射することによって、前記分離をおこなう。そして分離した基板4,7,6からSOI基板を製造し、非多孔質Si層2は再びSOI基板の製造工程に利用する。
Claim (excerpt):
非多孔質層上に多孔質層があり、前記多孔質層上に前記多孔質層より多孔度の小さい層がある基板の、前記非多孔質層と前記多孔度の小さい層を、前記多孔質層で分離する工程を含む薄膜の形成方法において、レーザ光を前記基板の側面から該基板の中心まで照射して前記分離をおこなうことを特徴とする薄膜の形成方法。
IPC (4):
H01L 21/304 311
, H01L 21/20
, H01L 27/12
, H01L 31/04
FI (4):
H01L 21/304 311 Z
, H01L 21/20
, H01L 27/12 B
, H01L 31/04 V
Patent cited by the Patent:
Cited by examiner (4)
-
半導体基板の作製方法
Gazette classification:公開公報
Application number:特願平7-045441
Applicant:キヤノン株式会社
-
基体から素子形成層を分離する方法
Gazette classification:公開公報
Application number:特願平7-037655
Applicant:ソニー株式会社
-
半導体板形成方法
Gazette classification:公開公報
Application number:特願平7-010980
Applicant:コミツサリアタレネルジーアトミーク
Return to Previous Page