Pat
J-GLOBAL ID:200903084713661435

伝送路切替方式

Inventor:
Applicant, Patent owner:
Agent (1): 京本 直樹 (外2名)
Gazette classification:公開公報
Application number (International application number):1992338401
Publication number (International publication number):1994188864
Application date: Dec. 18, 1992
Publication date: Jul. 08, 1994
Summary:
【要約】【構成】セレクタ17は伝送路Aと伝送路Bとのデータが一致した場合に限り、伝送路AからBへまたは伝送路BからAへデータの切替を実行する。送信インタフェース部18はセレクタ17から出力されるペイロードのデータに対し、オーバーヘッドを付加する。カウンタ19は伝送路Aのマルチフレーム同期回路3の出力結果によって、伝送路Aのデータ中のオーバーヘッドの部分のタイミングの時のみカウンタアップする。セレクタ20は無瞬断切替有りのとき、マルチフレーム同期回路4の出力を選び無瞬断切替無しのとき受信インタフェース部2の出力を選び無瞬断切替無しのとき固定パターン生成部22の出力を選ぶ。【効果】通常使用されない予備伝送路の信号を蓄えるためのエラスティック・メモリの常時監視を消費電力を増やさずに行うことができるという効果を有する。
Claim (excerpt):
対向装置から2つの異なる伝送路を経た信号を入力し、前記信号の一方を選択することにより伝送路の切替を行う場合に、2つの前記伝送路からの信号の位相差を検出する手段と、前記2つの信号をそれぞれ蓄えるメモリおよびこのメモリを制御するカウンタと、前記2つのメモリから読み出された信号を切り替えるセレクタとを有し、前記2つの信号の位相差を補正するよう前記メモリにより遅延量を制御し、伝送路に出力される信号を無瞬断で切り替える伝送路切替方式において、前記メモリを制御するカウンタの周期を遅らせる手段と、前記メモリに対して固定パターンを発生させる手段とを有することを特徴とする伝送路切替方式。
IPC (4):
H04L 1/22 ,  H04B 1/74 ,  H04J 3/00 ,  H04J 3/06
Patent cited by the Patent:
Cited by examiner (2)
  • 特開昭56-114459
  • 特開平3-201840

Return to Previous Page