Pat
J-GLOBAL ID:200903084815888337

アナログ・ディジタル変換器

Inventor:
Applicant, Patent owner:
Agent (11): 前田 弘 ,  竹内 宏 ,  嶋田 高久 ,  竹内 祐二 ,  今江 克実 ,  藤田 篤史 ,  二宮 克也 ,  原田 智雄 ,  井関 勝守 ,  関 啓 ,  杉浦 靖也
Gazette classification:公開公報
Application number (International application number):2006211907
Publication number (International publication number):2008042380
Application date: Aug. 03, 2006
Publication date: Feb. 21, 2008
Summary:
【課題】A/D変換器の内部でノイズが発生した場合にも、精度を損なうことなくA/D変換が可能なA/D変換器を提供する。【解決手段】制御回路101、DAコンバータ102、スイッチ付きコンパレータ103、逐次比較レジスタ104、及びDAコンバータ105によって、アナログ入力信号S001を上位ビットと下位ビットに分けたうちの上位ビット部分を出力する上位ビット用AD変換部を構成し、また下位ビット用に並列型ADコンバータ106を設ける。そして、多数決回路107によって、並列型ADコンバータ106の出力(AD変換結果)を複数回サンプリングして、多数決により、下位ビットにおける各ビットの値を決定して出力する。【選択図】図1
Claim (excerpt):
アナログ入力信号に対応したディジタル信号を出力するアナログ・ディジタル変換器であって、 前記アナログ入力信号をAD変換して、前記ディジタル信号を上位ビットと下位ビットに分けたうちの上位ビット部分を出力する上位ビット用AD変換部と、 前記アナログ入力信号をAD変換して、前記下位ビット部分を出力する下位ビット用AD変換部と、 前記下位ビット用AD変換部によるAD変換結果を複数回サンプリングして、多数決により、前記下位ビットにおける各ビットの値を決定して出力する多数決回路と、 を備えたことを特徴とするアナログ・ディジタル変換器。
IPC (4):
H03M 1/08 ,  H03M 1/16 ,  H03M 1/38 ,  H03M 1/36
FI (4):
H03M1/08 ,  H03M1/16 A ,  H03M1/38 ,  H03M1/36
F-Term (8):
5J022AA02 ,  5J022AA06 ,  5J022AA14 ,  5J022AB01 ,  5J022BA02 ,  5J022CA10 ,  5J022CE08 ,  5J022CF07
Patent cited by the Patent:
Cited by applicant (1)

Return to Previous Page