Pat
J-GLOBAL ID:200903084966804836

三相インバータ回路

Inventor:
Applicant, Patent owner:
Agent (1): 丸山 敏之 (外3名)
Gazette classification:公開公報
Application number (International application number):1992314549
Publication number (International publication number):1994165514
Application date: Nov. 25, 1992
Publication date: Jun. 10, 1994
Summary:
【要約】【目的】 120度の位相差で動作する3つの主回路A、B、Cを具えて三相3線式の電力線路へ連系されるべき三相インバータ回路2において、3つの主回路A、B、Cを単一の制御回路8によって時分割方式で制御する。【構成】 制御回路8は、3つの主回路A、B、Cについての電圧及び電流に関する入出力データを検出し、これらの入出力データに基づいて、3つの主回路A、B、Cに対する第1、第2及び第3の制御パルスデータを一定周期Tで繰り返し作成する。そして、これらの制御パルスデータを夫々周期Tの期間だけ保持することにより、3系統の連続した制御パルス信号を作成して、夫々の対応する主回路A、B、Cへ送出する。
Claim (excerpt):
3つの主回路A、B、Cを並列に具え、三相3線式の電力線路へ連系されるべき三相インバータ回路において、3つの主回路A、B、Cを夫々制御すべき制御回路は、3つの主回路A、B、Cについての電圧及び電流に関する入出力データを検出する手段と、検出された入出力データに基づいて、3つの主回路A、B、Cに対する第1、第2及び第3の制御パルスデータを順次、一定周期Tで繰り返し作成する手段と、作成された第1、第2及び第3の制御パルスデータを夫々前記周期Tの期間だけ保持することにより、3系統の連続した制御パルス信号を作成して、夫々の対応する主回路A、B、Cへ送出する手段とを具えていることを特徴とする三相インバータ回路。
IPC (3):
H02M 7/48 ,  G05F 1/67 ,  H02M 1/084

Return to Previous Page