Pat
J-GLOBAL ID:200903085339471550
半導体装置およびその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
宮井 暎夫
Gazette classification:公開公報
Application number (International application number):1993109267
Publication number (International publication number):1994326302
Application date: May. 11, 1993
Publication date: Nov. 25, 1994
Summary:
【要約】【目的】 多結晶シリコン膜、ゲート酸化膜および層間絶縁膜となるTEOSによる圧縮応力を緩和するとともに、多結晶シリコン膜のエッチングにおける下地酸化膜に対する選択比を向上させる。【構成】 多結晶シリコン膜4などの圧縮応力を緩和するために、多結晶シリコン膜4からなるゲート電極上に引張応力を持つシリコン窒化膜7を被着する。また、下地酸化膜に対する選択比を向上させるために、シリコン窒化膜7をマスクとして多結晶シリコン膜4をドライエッチングする。
Claim (excerpt):
シリコン基板上に形成した絶縁膜と、この絶縁膜上に形成した電極用の多結晶シリコン膜と、この多結晶シリコン膜上に形成したシリコン窒化膜とを備えた半導体装置。
IPC (3):
H01L 29/784
, H01L 21/283
, H01L 21/318
Patent cited by the Patent:
Return to Previous Page