Pat
J-GLOBAL ID:200903085366322796

液晶表示装置

Inventor:
Applicant, Patent owner:
Gazette classification:公開公報
Application number (International application number):1995202797
Publication number (International publication number):1997033893
Application date: Jul. 18, 1995
Publication date: Feb. 07, 1997
Summary:
【要約】【目的】 画素毎の保持容量を前行のゲートラインとの間に形成したアクティブマトリックス型の液晶表示装置において、画品位を向上させることができるようにする。【構成】 画素毎の保持容量CS は、画素毎のTFT11のドレインと前行のゲートラインGとの間に形成されている。各ゲートラインGにゲートパルスを印加するための垂直駆動回路12のバッファ15では、ゲートパルス非印加時においてゲートラインGと低電位側電源Vssとを導通させるNチャネルMOS15bのチャネル幅/チャネル長の値が大きくされ、オン抵抗が小さくなっている。
Claim (excerpt):
液晶層と、行列状に配列された画素毎に設けられ、ビデオ信号に応じた電圧を選択的に画素毎の液晶層に印加するための複数のスイッチ素子と、それぞれ1行の画素におけるスイッチ素子に選択的に走査パルスを印加してスイッチ素子を導通状態とするための複数の走査線と、各行における各スイッチ素子と前行における走査線との間に形成された信号電荷保持用の保持容量と、それぞれ1列の画素における各スイッチ素子に接続された複数の信号線と、各走査線に接続され、各走査線に順次走査パルスを印加して、1行毎にスイッチ素子を順次導通状態とする垂直駆動回路であって、走査パルス非印加時において走査線の電位を速やかに低下させるように走査線と低電位側電源とを導通させる導通部の抵抗を小さくした低抵抗化手段を有する垂直駆動回路と、各信号線に接続され、各信号線に順次ビデオ信号を与える水平駆動回路とを備えたことを特徴とする液晶表示装置。
IPC (5):
G02F 1/133 550 ,  G02F 1/133 505 ,  G09G 3/36 ,  H04N 5/66 102 ,  H04N 9/30
FI (5):
G02F 1/133 550 ,  G02F 1/133 505 ,  G09G 3/36 ,  H04N 5/66 102 B ,  H04N 9/30

Return to Previous Page