Pat
J-GLOBAL ID:200903085672615004

半導体装置

Inventor:
Applicant, Patent owner:
Agent (1): 早瀬 憲一
Gazette classification:公開公報
Application number (International application number):1991313385
Publication number (International publication number):1993129600
Application date: Oct. 30, 1991
Publication date: May. 25, 1993
Summary:
【要約】【目的】 MOSトランジスタにおいて、ゲート酸化膜の薄膜化に伴い問題となる、チャネルに垂直方向の電界の増大を素子性能を劣化させることなく抑制する。【構成】 ソース,ドレイン領域2,3のゲート電極4とのオーバラップ部分で、ゲート酸化膜5との界面にソース・ドレイン領域と同一導電型の半導体で、かつ濃度の低い緩衝領域2a,3aを設け、これにより深さ方向の濃度勾配を緩やかにする。
Claim (excerpt):
基板上のチャネル領域に隣接して形成されたソース及びドレイン領域と、該ソース及びドレイン領域上に絶縁膜を介して配置され、その両端部分が上記ソース及びドレイン領域の一部と重なるようにして配置されたゲート電極とを備えた半導体装置において、上記ソース及びドレイン領域表面の上記ゲート電極との重なり部分に、前記ソース及びドレイン領域よりも不純物濃度の薄いこれらと同一導電型の半導体領域を備えたことを特徴とする半導体装置。

Return to Previous Page