Pat
J-GLOBAL ID:200903085760989313
メモリカード
Inventor:
Applicant, Patent owner:
Agent (1):
武 顕次郎
Gazette classification:公開公報
Application number (International application number):1992128858
Publication number (International publication number):1993325535
Application date: May. 21, 1992
Publication date: Dec. 10, 1993
Summary:
【要約】 (修正有)【目的】 信頼性の高い静電気対策が実行されるメモリカードを提供する。【構成】 記憶素子を搭載したプリント基板1と、コネクターフレーム9内に所定数のコネクターピンを配列し、前記プリント基板に接続されたコネクターと、前記プリント基板とコネクターとを支持する支持フレーム5と、その支持フレーム5の上、下面のうちの少なくとも一方の面に配置された金属薄板4,6とを備えたメモリカードにおいて、前記コネクターピンのうちのグランドピン10と対応するコネクターフレーム9の部分に貫通穴9aを形成し、その貫通穴9aを介してグランドピン10と前記金属薄板4,6とを電気的に接続した。
Claim (excerpt):
記憶素子を搭載したプリント基板と、コネクターフレーム内に所定数のコネクターピンを配列し、前記プリント基板に接続されたコネクターと、前記プリント基板とコネクターとを支持する支持フレームと、その支持フレームの上、下面のうちの少なくとも一方の面に配置された金属薄板とを備えたメモリカードにおいて、前記コネクターピンのうちのグランドピンと対応するコネクターフレームの部分に貫通穴を形成し、その貫通穴を介してグランドピンと前記金属薄板とを電気的に接続したことを特徴とするメモリカード。
IPC (3):
G11C 5/00
, B42D 15/10 521
, G06K 19/07
Patent cited by the Patent:
Return to Previous Page