Pat
J-GLOBAL ID:200903085953765641
プログラム可能なヒステリシスを有する比較器およびプログラム可能なヒステリシスを導出するための方法
Inventor:
Applicant, Patent owner:
Agent (1):
本城 雅則 (外1名)
Gazette classification:公開公報
Application number (International application number):1992166731
Publication number (International publication number):1993196661
Application date: Jun. 03, 1992
Publication date: Aug. 06, 1993
Summary:
【要約】【目的】 プログラム可能なヒステリシスを有する比較器を提供する。【構成】 比較器18の反転入力に供給される信号は、比較器の出力の論理状態によって決定され、2個の所定の信号(VREF1 または VREF2)の一つのプログラマブル因数である。プログラマブル因数は複数の制御信号の論理状態によって決定され、複数の制御信号の論理状態を変動させることによって調整することができる。
Claim (excerpt):
制御信号に応答して、出力に第1および第2基準信号を交互に導出するための第1手段(12);前記第1手段の出力に現われる信号に応答して、前記第1手段の出力に現われる前記信号の予め定める係数である出力信号を導出する第2手段(22);および入力信号を受信するために結合された第1入力,前記第2手段の出力信号を受信するために結合された第2入力,前記第1手段に前記制御信号を与え、回路の出力に結合された出力を有する比較器(18);から構成されることを特徴とする回路。
IPC (3):
G01R 19/165
, H03K 5/08
, H03M 1/34
Patent cited by the Patent:
Cited by examiner (8)
Show all
Return to Previous Page