Pat
J-GLOBAL ID:200903086518216780
半導体装置及びその製造方法
Inventor:
,
,
Applicant, Patent owner:
Agent (1):
高橋 敬四郎
Gazette classification:公開公報
Application number (International application number):1998097948
Publication number (International publication number):1999297696
Application date: Apr. 09, 1998
Publication date: Oct. 29, 1999
Summary:
【要約】【課題】 めっき法により、下地表面との密着性が高く、エレクトロマイグレーション耐性の高いCu配線を形成する方法を提供する。【解決手段】 半導体素子が形成された基板の表面上に、層間絶縁膜を堆積する。層間絶縁膜に、配線用の溝を形成する。配線用の溝の内面及び層間絶縁膜の表面上に、Cu原子の拡散を防止する材料からなるバリア層を堆積する。バリア層の表面上に、不純物を含んだCuからなるシード層を堆積する。シード層の上に、配線用の溝内を埋め尽くすように、めっき法によりCuからなる導電層を堆積する。基板を加熱し、シード層内の不純物を、少なくともシード層とバリア層との界面に析出させる。層間絶縁膜の上面が露出するまで、導電層、シード層、及びバリア層を除去し、表面を平坦化する。
Claim (excerpt):
絶縁性の表面を有する基板と、前記基板の上に形成された配線であって、該配線がバリア層とCu層との積層構造を有し、該バリア層が前記Cu層のCu原子の下地基板への拡散を防止する材料で形成され、前記バリア層とCu層との界面に不純物が析出しており、該Cu層内に、前記界面に析出している不純物と同一の不純物を含み、その不純物濃度が、該Cu層とバリア層との界面から離れるに従って低くなっている前記配線とを有する半導体装置。
IPC (3):
H01L 21/3205
, H01L 21/28 301
, H01L 21/768
FI (3):
H01L 21/88 M
, H01L 21/28 301 R
, H01L 21/90 C
Patent cited by the Patent: