Pat
J-GLOBAL ID:200903087635005878

構成可能な冗長アレイ記憶装置

Inventor:
Applicant, Patent owner:
Agent (1): 浅村 皓 (外3名)
Gazette classification:公開公報
Application number (International application number):1991351155
Publication number (International publication number):1993197498
Application date: Nov. 08, 1991
Publication date: Aug. 06, 1993
Summary:
【要約】【目的】 基本的冗長構成をそれぞれのユーザに対して変更できる、またはユーザの要求が変更された時にそれに対応して変更できる、柔軟性のある廉価なディスクの冗長アレイ(RAID)アーキテクチャ記憶装置を提供する。また、異なる冗長構成を同時に実施することができる柔軟性のあるRAIDアーキテクチャ記憶装置を提供する。【構成】 冗長アレイ記憶装置は、RAID1装置、RAID3装置、RAID4装置、またはRAID1装置、またはこれらの構成の任意の組み合わせとして構成することができる。冗長アレイ記憶装置は1組の物理的記憶装置を有し、この物理的記憶装置は1個または複数個の論理記憶装置として構成される。論理ボリュームが1個または複数個の論理記憶装置として定められる。冗長群が1個または複数個の論理ボリュームとして定められる。論理ボリュームは、ホストCPUによって、ボリューム番号と、初期ブロック番号と、転送されるべきブロックの数とによってアドレス指定される。
Claim (excerpt):
チャンネル番号と、記憶装置番号と、開始ブロック番号と、オフセット数とによってアドレス指定可能なデータの記憶ブロックのための複数個の記憶装置を有する、構成可能な冗長アレイ記憶装置。
IPC (4):
G06F 3/06 301 ,  G06F 3/06 ,  G06F 3/06 306 ,  G06F 12/16 320
Patent cited by the Patent:
Cited by examiner (1)
  • 特開平2-236714

Return to Previous Page