Pat
J-GLOBAL ID:200903087763689038

多数のオペレーティングシステムインスタンス及びソフトウェア制御式リソース割り当てを伴うマルチプロセッサコンピュータアーキテクチャ

Inventor:
Applicant, Patent owner:
Agent (1): 中村 稔 (外6名)
Gazette classification:公開公報
Application number (International application number):1998350660
Publication number (International publication number):2000215189
Application date: Nov. 04, 1998
Publication date: Aug. 04, 2000
Summary:
【要約】 (修正有)【課題】 プロセッサ及び他のリソースが自由な区画にグループ編成され、その各々がオペレーティングシステムインスタンスを有するマルチプロセッサコンピュータアーキテクチャを提供する。【解決手段】 多数の物理的プロセッサ及びリソースを伴う単一の物理的マシンは、ソフトウェアにより多数の区画に分割され、その各々は、オペレーティングシステムの個別のコピー又はインスタンスを実行する能力を有する。異なる時間に、異なるオぺレーティングシステムインスタンスが所与の区画にロードされる。CPU及びメモリのようなリソースは、異なる区画に動的に指定することができ、そして構成を変更することによりマシン内で実行されるオペレーティングシステムのインスタンスにより使用することができる。又、区画それ自体も、構成ツリーを変更することにより、システムを再ブートせずに、変更することができる。
Claim (excerpt):
プロセッサ、メモリ及びI/O回路を含む複数のシステムリソースを有するコンピュータシステムにおいて、各プロセッサが全てのメモリ及び少なくとも幾つかのI/O回路に電気的にアクセスするようにプロセッサ、メモリ及びI/O回路を電気的に相互接続するための相互接続メカニズムと、システムリソースを複数の区画に分割するためのソフトウェアメカニズムと、複数の区画で実行される少なくとも1つのオペレーティングシステムインスタンスと、を備えたことを特徴とするコンピュータシステム。
IPC (3):
G06F 15/177 682 ,  G06F 15/177 670 ,  G06F 15/16 640
FI (3):
G06F 15/177 682 B ,  G06F 15/177 670 C ,  G06F 15/16 640 A
F-Term (3):
5B045EE25 ,  5B045GG01 ,  5B045JJ46
Patent cited by the Patent:
Cited by examiner (6)
Show all

Return to Previous Page