Pat
J-GLOBAL ID:200903087823756171
半導体装置の製造システム及び欠陥検査方法
Inventor:
,
Applicant, Patent owner:
Agent (1):
小川 勝男
Gazette classification:公開公報
Application number (International application number):1998007222
Publication number (International publication number):1998185535
Application date: Dec. 23, 1988
Publication date: Jul. 14, 1998
Summary:
【要約】【課題】LSIウェハの製造工程において、ウエハ上に発生する欠陥を致命的な欠陥と致命的でない欠陥とに識別することにより、各処理装置の状態を的確に把握する。【解決手段】被処理基板を複数の工程で処理することにより半導体装置を製造する半導体装置の製造システムにおいて、複数の工程の内の所定の工程の前に設けられて被処理基板上の欠陥の発生状態を検出する第1の欠陥検出手段と、この第1の欠陥検出手段により得られる被処理基板上の欠陥の情報に基づいて工程における欠陥の種類及び発生位置を特定する第1の欠陥判定手段と、所定の工程の後に設けられて被処理基板上の欠陥の発生状態を検出する第2の欠陥検出手段と、この第2の欠陥検出手段により得られる被処理基板上の欠陥の情報に基づいて工程における欠陥の種類及び発生位置を特定する第2の欠陥判定手段と、第1の欠陥判定手段と第2の欠陥判定手段とのそれぞれの出力に基づいて被処理基板上に発生した欠陥の致命性を判定する致命性判定手段とを備えて構成した。
Claim (excerpt):
被処理基板を複数の工程で処理することにより半導体装置を製造する半導体装置の製造システムにおいて、前記複数の工程の内の所定の工程の前に設けられて前記被処理基板上の欠陥の発生状態を検出する第1の欠陥検出手段と、該第1の欠陥検出手段により得られる前記被処理基板上の欠陥の情報に基づいて前記工程における前記欠陥の種類及び発生位置を特定する第1の欠陥判定手段と、前記所定の工程の後に設けられて前記被処理基板上の欠陥の発生状態を検出する第2の欠陥検出手段と、該第2の欠陥検出手段により得られる前記被処理基板上の欠陥の情報に基づいて前記工程における前記欠陥の種類及び発生位置を特定する第2の欠陥判定手段と、前記第1の欠陥判定手段と前記第2の欠陥判定手段とのそれぞれの出力に基づいて前記被処理基板上に発生した欠陥の致命性を判定する致命性判定手段とを備えたことを特徴とする半導体装置の製造システム。
IPC (4):
G01B 11/30
, G01N 21/88
, G06T 7/00
, H01L 21/66
FI (4):
G01B 11/30 C
, G01N 21/88 E
, H01L 21/66 J
, G06F 15/62 405 A
Patent cited by the Patent: