Pat
J-GLOBAL ID:200903088230053421

スイッチング電源回路

Inventor:
Applicant, Patent owner:
Agent (1): ▲柳▼川 信
Gazette classification:公開公報
Application number (International application number):1993125117
Publication number (International publication number):1994315263
Application date: Apr. 27, 1993
Publication date: Nov. 08, 1994
Summary:
【要約】【目的】 スイッチング電源回路で、MOSトランジスタを整流用に用いた場合、このMOSトランジスタの駆動損失を低減する。【構成】 MOSトランジスタ5,9の各ゲートに、コンデンサ7と6とによる分圧電圧、コンデンサ10と11とによる分圧電圧を夫々印加して駆動電圧の振幅を最適に設定する。トランジスタ9のゲートに抵抗12,13による分圧回路を設けて直流レベルを最適に設定して、トランジスタ9のボディダイオードのオン期間を減少させる。
Claim (excerpt):
トランスと、このトランスの一次巻線に供給される電力をスイッチングするスイッチング手段と、前記トランスの二次巻線の出力を整流する整流手段と、この整流出力を平滑化する平滑化手段とを含むスイッチングレギュレータ回路であって、前記整流手段は、前記トランスの二次巻線の間にチャンネルが並列接続された第1の絶縁ゲート型電界効果トランジスタと、前記二次巻線にチャンネルが直列接続された第2の絶縁ゲート型電界効果トランジスタとを有し、前記第1及び第2のトランジスタのゲート駆動電圧の振幅を夫々設定する第1及び第2の振幅設定手段が設けられていることを特徴とするスイッチング電源回路。
Patent cited by the Patent:
Cited by examiner (1)

Return to Previous Page