Pat
J-GLOBAL ID:200903088757176939

マルチチップモジュールおよびその製造方法

Inventor:
Applicant, Patent owner:
Agent (1): 筒井 大和
Gazette classification:公開公報
Application number (International application number):1998089788
Publication number (International publication number):1999289047
Application date: Apr. 02, 1998
Publication date: Oct. 19, 1999
Summary:
【要約】【課題】 チップ間の信号伝搬遅延時間を短縮するとともに、チップ実装密度を向上できるマルチチップモジュールおよびその製造方法を提供する。【解決手段】 複数のプロセッサが実装されたマルチチップモジュールであって、2層構造に積層された複数の半導体チップ1と、これらの積層構造の半導体チップ1を実装する基板2とからなり、基板2との電気的な接続は上層の半導体チップ1aから引き出される構成となっており、半導体チップ1は、重なり合う上層の半導体チップ1aと下層の半導体チップ1bとは互いに位置がずらされて、重なり合う部分のパッド同士が直接はんだボール3により接続され、また基板2は、表面が凹凸状に形成され、凹状部分2aに下層の半導体チップ1bが裏返しに実装され、凸状部分2bで信号・電源の配線と上層の半導体チップ1aのパッドとがはんだボール3を介して接続されるようになっている。
Claim (excerpt):
基板上に複数の半導体チップが実装されたマルチチップモジュールであって、前記複数の半導体チップのうち、重なり合う半導体チップが互いに位置をずらして接続端子同士が直接はんだボールにより接続され、前記基板上に前記半導体チップが2層構造に積層されてなることを特徴とするマルチチップモジュール。
IPC (4):
H01L 25/065 ,  H01L 25/07 ,  H01L 25/18 ,  H01L 23/52
FI (2):
H01L 25/08 B ,  H01L 23/52 C

Return to Previous Page