Pat
J-GLOBAL ID:200903089851114943

PROM切替制御回路

Inventor:
Applicant, Patent owner:
Agent (1): 鈴木 均
Gazette classification:公開公報
Application number (International application number):1996092057
Publication number (International publication number):1997258976
Application date: Mar. 21, 1996
Publication date: Oct. 03, 1997
Summary:
【要約】【課題】システムの制御部の最上位のCPUのフラッシュメモリ内のプログラムの更新を可能にする。【解決手段】最上位のCPUと、このCPUを動作させるプログラムを格納するプログラム領域およびこのCPUを動作させる新しいプログラムを格納するダウンロード領域をそれぞれ有する第一のPROMおよび第二のPROMと、前記CPUにリセット信号を出力すると共に新しいプログラムを書き込むべき前記第一若しくは第二のPROMを前記CPUからの制御信号により切り替えるセレクタとで構成され、前記CPUが復帰したとき選択されているPROMのプログラム領域のプログラムで前記CPUを動作させる。
Claim (excerpt):
最上位のCPUと、このCPUを動作させるプログラムを格納するプログラム領域およびこのCPUを動作させる新しいプログラムを格納するダウンロード領域をそれぞれ有する第一のPROMおよび第二のPROMと、前記CPUにリセット信号を出力すると共に前記第一若しくは第二のPROMを前記CPUからの制御信号により切り替えるセレクタとで構成され、前記CPUが復帰したとき選択されているPROMのプログラム領域のプログラムで前記CPUを動作させることを特徴とするPROM切替制御回路。
IPC (2):
G06F 9/06 540 ,  G06F 11/28 330
FI (2):
G06F 9/06 540 L ,  G06F 11/28 330 B

Return to Previous Page