Pat
J-GLOBAL ID:200903090747453831

メモリプロテクト方式

Inventor:
Applicant, Patent owner:
Agent (1): 本庄 富雄
Gazette classification:公開公報
Application number (International application number):1991212958
Publication number (International publication number):1993035601
Application date: Jul. 30, 1991
Publication date: Feb. 12, 1993
Summary:
【要約】【目的】 メモリの任意の複数の領域を、簡単な回路で書き込み禁止にすること。【構成】 部分的に書き込み禁止の指定をしたいメモリを、任意の複数個の領域に区分する。例えば、最も小さい単位に区分しようとすれば、アドレス単位に区分する。或るまとまった数のアドレスを1つのブロックとして、ブロック単位に区分してもよい。そして、区分した各領域につき、その領域を書き込み禁止にするか否かを、予め指定しておく。或るアドレスに書き込みをしようとする時には、該アドレスが書き込み禁止に指定されている領域に属しているか否かを照合し、もし属していれば、該アドレスへの書き込みを不能とする。
Claim (excerpt):
複数個のブロックに区分されたメモリと、アドレス信号がどのブロックのアドレスを指すかを判別するブロックデコード部と、どのブロックを書き込み禁止とするかを指定するブロックプロテクト指定部と、メモリへの書き込み信号が出された時、該書き込み信号と前記ブロックデコード部および前記ブロックプロテクト指定部からの信号を基に、アドレスが書き込み禁止指定されているブロックに属する場合には該ブロックへの書き込みを不能にする手段とを具えたことを特徴とするメモリプロテクト方式。

Return to Previous Page