Pat
J-GLOBAL ID:200903091187698953
電気二重層キャパシタセパレータおよびその製造方法
Inventor:
Applicant, Patent owner:
Agent (1):
大川 宏
Gazette classification:公開公報
Application number (International application number):1999078417
Publication number (International publication number):2000277386
Application date: Mar. 23, 1999
Publication date: Oct. 06, 2000
Summary:
【要約】【課題】薄くても取り扱いが容易となり、内部抵抗の低減に有効な電気二重層キャパシタセパレータおよびその製造方法を提供する。【解決手段】電気二重層キャパシタセパレータは、電気絶縁性をもつセラミックス粉末粒子が電解液に耐性のあるバインダで結合されており、且つ、電気二重層キャパシタの正極および/または負極の表面に一体的に接合されており、厚み方向に連通する多孔性である。本明に係る電気二重層キャパシタセパレータの製造方法は、電気絶縁性をもつセラミックス粉末粒子と電解液に耐性のあるバインダとを含む混合物5を、電気二重層キャパシタの正極および/または負極の表面に塗布して固化させて一体的に接合することによりセパレータ12を形成する。
Claim (excerpt):
電気絶縁性をもつセラミックス粉末粒子が電解液に耐性のあるバインダで結合されており、且つ、電気二重層キャパシタの正極および/または負極の表面に一体的に接合されており、厚み方向に連通する多孔性であることを特徴とする電気二重層キャパシタセパレータ。
IPC (2):
FI (2):
H01G 9/00 301 C
, H01M 2/16 M
F-Term (6):
5H021BB11
, 5H021BB12
, 5H021CC00
, 5H021EE02
, 5H021EE22
, 5H021EE23
Return to Previous Page