Pat
J-GLOBAL ID:200903091619557981

デイジタル信号デスクランブル用デコーダアダプタ

Inventor:
Applicant, Patent owner:
Agent (1): 杉村 暁秀 (外5名)
Gazette classification:公開公報
Application number (International application number):1991236921
Publication number (International publication number):1993056431
Application date: Aug. 26, 1991
Publication date: Mar. 05, 1993
Summary:
【要約】【目的】 スクランブルの施されたディジタル信号伝送信号を受信機に前置されたデコーダアダプタで効率よくデスクランブルする。【構成】 スクランブルの施された入力信号をデスクランブルし、アダプタの入力信号と同じ信号形式のスクランブルの解かれた出力信号を再構成して受信機に印加するデスクランブル用デコーダアダプタであって、プリデコーダ回路(1,2)によって誤り訂正符号の前までデコードされた信号と、デスクランブルのための擬似乱数信号(21)を誤り訂正符号化回路(13)によって符号化した信号とを、加算回路(23)によって加算したのち、ポストエンコーダ(12)で再びエンコードするよう構成している。
Claim (excerpt):
誤り訂正符号として線形符号を使用し、かつ、該誤り訂正符号による符号化前の信号に擬似乱数信号加算方式によりスクランブルを施す形式のディジタル信号伝送方式に使用され、スクランブルの施された入力信号をデスクランブルし、該入力信号と同じ信号形式のスクランブルの解かれた出力信号に再構成する機能を有したデスクランブル用デコーダアダプタにおいて、前記入力信号を前記誤り訂正符号の復号を行う前の状態の信号にデコードするプリデコーダ回路と、前記誤り訂正符号の符号化を行った後の状態の信号を前記出力信号にエンコードするポストエンコーダ回路と、デスクランブルのための擬似乱数信号発生回路と、前記誤り訂正符号の誤り訂正符号化回路と、2を法とする加算回路とを具備し、前記プリデコーダ回路によってデコードされた信号と、前記擬似乱数信号発生回路で発生した擬似乱数信号を前記誤り訂正符号化回路によって符号化した信号とを、前記加算回路によって加算したのち、前記ポストエンコーダで再構成することを特徴とするディジタル信号デスクランブル用デコーダアダプタ。
IPC (3):
H04N 7/167 ,  H04L 7/00 ,  H04N 7/00

Return to Previous Page