Pat
J-GLOBAL ID:200903092292041516
スイッチング電源装置
Inventor:
Applicant, Patent owner:
Agent (1):
清水 敬一
Gazette classification:公開公報
Application number (International application number):2001106678
Publication number (International publication number):2002315325
Application date: Apr. 05, 2001
Publication date: Oct. 25, 2002
Summary:
【要約】【課題】 スイッチング電源装置の軽負荷時のスイッチング損失を低減して広い負荷の範囲で高い変換効率を得る。【解決手段】 本発明によるスイッチング電源装置の制御回路(7)は、負荷(8)の状態を検出する負荷状態検出回路(51)と、トランス(2)のリセット検出用巻線(2c)の電圧VFBの立ち下がり回数を計数するカウンタ回路(52)と、負荷状態検出回路(51)が軽負荷状態を検出し且つトランス(2)のリセット期間終了後にカウンタ回路(52)がリセット検出用巻線(2c)の電圧VFBの2回目以降の立ち下がりを計数したとき又は負荷状態検出回路(51)が軽負荷以外の状態を検出し且つカウンタ回路(52)がリセット検出用巻線(2c)の電圧の最初の立ち下がりを計数したときにMOS-FET(3)をオン状態にする出力信号VW1を発生するオン信号発生回路(53)とを備えている。
Claim (excerpt):
直流電源に対して直列に接続されたトランスの1次巻線及び主スイッチング素子と、前記トランスの2次巻線に接続され且つ直流出力を負荷に供給する整流平滑回路と、前記1次又は2次巻線と電磁的に結合するリセット検出用巻線と、前記主スイッチング素子をオン・オフ制御する制御回路とを備え、前記制御回路は、前記主スイッチング素子がオフした後に前記リセット検出用巻線に発生する電圧により前記トランスのリセット期間を検出し、該リセット期間の終了後に前記主スイッチング素子をオン状態にし、前記負荷の電圧のレベルが基準電圧のレベルを超えたときに前記主スイッチング素子をオフ状態にすることにより、前記直流出力のレベルを一定に保持するスイッチング電源装置において、前記制御回路は、前記負荷の電圧又は前記負荷に流れる電流により前記負荷の状態を検出する負荷状態検出手段と、前記リセット検出用巻線の電圧の立ち下がり回数を計数するカウンタ手段と、前記負荷状態検出手段が軽負荷状態を検出し且つ前記トランスのリセット期間終了後に前記カウンタ手段が前記リセット検出用巻線の電圧の2回目以降の立ち下がりを計数したとき又は前記負荷状態検出手段が前記軽負荷以外の状態を検出し且つ前記カウンタ手段が前記リセット検出用巻線の電圧の最初の立ち下がりを計数したときに前記主スイッチング素子の制御端子にオン信号を付与するオン信号発生手段とを備えたことを特徴とするスイッチング電源装置。
F-Term (11):
5H730AA14
, 5H730AS01
, 5H730BB43
, 5H730DD04
, 5H730EE02
, 5H730EE07
, 5H730EE59
, 5H730FD01
, 5H730FF06
, 5H730FF19
, 5H730FG07
Patent cited by the Patent:
Cited by examiner (3)
-
スイッチング電源装置
Gazette classification:公開公報
Application number:特願平11-131393
Applicant:シャープ株式会社
-
特開平1-298958
-
電源装置
Gazette classification:公開公報
Application number:特願平7-002691
Applicant:キヤノン株式会社
Return to Previous Page