Pat
J-GLOBAL ID:200903092421803436

割り込み処理装置

Inventor:
Applicant, Patent owner:
Agent (1): 有我 軍一郎
Gazette classification:公開公報
Application number (International application number):1993089021
Publication number (International publication number):1994301551
Application date: Apr. 16, 1993
Publication date: Oct. 28, 1994
Summary:
【要約】【目的】 複数の割り込み要求信号を個別に保持し、これら保持信号の論理和と保持/非保持の状態データを出力することにより、誤動作を防止してアクティブLのエッジトリガモードに設定された割り込み要求線に複数の割り込み要求源を多重化できる割り込み処理装置を提供することを目的としている。【構成】 複数の割り込み信号保持部H1 〜Hn は、複数の割り込み要因に対応し、各々の割り込み要求信号INT1 〜INTn をJKフリップフロップFF1〜FFn によって保持する。これらの割り込み信号保持部H1 〜Hn に保持された割り込み要求信号、すなわちJKフリップフロップFF1 〜FFn のQ出力は、ORゲート12によって論理和をとられ、割り込み要求信号INTとして出力される。
Claim (excerpt):
複数の割り込み要因に対応し各々の割り込み要求信号を入力する複数の入力線と、これらの入力線から入力される割り込み要求信号を受け付けて割り込み処理を行う割り込み処理回路と、を設け、この割り込み処理回路の入力線の1つに複数の割り込み要求信号を多重する割り込み処理装置において、複数の割り込み要因に対応し各々の割り込み要求信号をその前縁によって保持する複数の割り込み信号保持部と、これらの割り込み信号保持部に保持された割り込み要求信号の論理和を前記割り込み処理回路の入力線の1つに出力する論理和回路と、前記割り込み信号保持部各個における割り込み要求信号保持の有無をデータ出力する出力部と、を備えたことを特徴とする割り込み処理装置。
IPC (2):
G06F 9/46 311 ,  G06F 13/24 310

Return to Previous Page